TMS320VC5402 定點數字信號處理器 (DSP)(以下簡稱 '5402,除非另有說明)基于先進的改良哈佛架構,該架構具有一個程序存儲器總線和三個數據存儲器總線。該處理器提供具有高度并行性的算術邏輯單元 (ALU)、專用硬件邏輯、片上存儲器和其他片上外圍設備。該 DSP 的操作靈活性和速度的基礎是高度專業化的指令集。
獨立的程序和數據空間允許同時訪問程序指令和數據,從而提供高度的并行性。可以在一個周期內執行兩次讀取操作和一次寫入操作。具有并行存儲的指令和特定于應用程序的指令可以充分利用這種架構。此外,數據可以在數據和程序空間之間傳輸。這種并行性支持一組強大的算術、邏輯和位操作操作,可以在單個機器周期內執行。此外,'5402 包括管理中斷、重復操作和函數調用的控制機制。